intel FPGA Telechaje Kab II Koneksyon Plòg

Mete kanpe Intel® FPGA Download Cable II la
Atansyon: Non kab telechajman an chanje an Intel® FPGA Download Cable II . Gen kèk file non yo ka toujou refere a USB-Blaster II.
Atansyon: Sòf si yo di otreman, nenpòt itilizasyon tèm 'kab' oswa 'telechaj kab' yo dwe espesyalman refere a Intel FPGA Download Cable II.
Intel FPGA Download Cable II a koòdone yon pò USB sou yon òdinatè lame ak yon Intel FPGA ki monte sou yon tablo sikwi enprime. Intel FPGA Download Cable II voye done ki soti nan PC lame a nan yon header estanda 10-pin ki konekte ak FPGA la. Ou ka itilize Intel FPGA Download Cable II pou bagay sa yo:
- Iterativman telechaje done konfigirasyon nan yon sistèm pandan pwototip
- Pwogram done nan sistèm nan pandan pwodiksyon an
- Avanse chifreman Creole (AES) kle ak pwogramasyon fuse
Aparèy ak sistèm ki sipòte
Ou ka itilize Intel FPGA Download Cable II pou telechaje done konfigirasyon sou aparèy sa yo:
- Intel Stratix® seri FPGA yo
- Intel Cyclone® seri FPGA yo
- Intel MAX® seri CPLD yo
- Intel Arria® seri FPGAs
Ou ka fè pwogramasyon nan sistèm nan aparèy sa yo:
- EPC4, EPC8, ak EPC16 aparèy konfigirasyon amelyore
- EPCS1, EPCS4, EPCS16, EPCS64, ak EPCS/Q128, EPCQ256, EPCQ-L ak EPCQ512 seri aparèy konfigirasyon
Intel FPGA Download Cable II sipòte sistèm sib lè l sèvi avèk sa ki annapre yo:
- 5.0-V TTL, 3.3-V LVTTL/LVCMOS
- Estanda I/O yon sèl-fini soti nan 1.5 V a 3.3 V
Kondisyon pou sous pouvwa
- 5.0 V soti nan Intel FPGA Telechaje Kab II a
- Ant 1.5 V ak 5.0 V soti nan tablo sikwi sib la
Kondisyon lojisyèl ak sipò
- Windows 7/8/10 (32-bit ak 64-bit)
- Windows XP (32-bit ak 64-bit)
- Windows Server 2008 R2 (64-bit)
- platfòm Linux tankou Red Hat Enterprise 5
Nòt:
Sèvi ak vèsyon lojisyèl Intel Quartus® Prime 14.0 oswa pita pou konfigirasyon aparèy ou an. Intel Quartus Prime vèsyon 13.1 sipòte pi fò nan kapasite Intel FPGA Download Cable II la. Si ou itilize vèsyon sa a, enstale dènye patch la pou konpatibilite konplè. Intel FPGA Download Cable II sipòte tou zouti sa yo:
- Intel Quartus Prime Programmer (ak vèsyon otonòm)
- Intel Quartus Prime Signal Tap II Logic Analyzer (ak vèsyon otonòm)
- JTAG ak zouti debug sipòte pa JTAG Sèvè. Pou egzanpample:
- Sistèm konsole
- Nios® II debogaj
- Bra * DS-5 debogaj
Enstale Intel FPGA Telechaje Kab II a pou konfigirasyon oswa pwogramasyon
- Dekonekte kab pouvwa a soti nan tablo sikwi a.
- Konekte Intel FPGA Download Cable II a nan pò USB sou òdinatè w lan ak nan pò telechaje kab la.
- Konekte Intel FPGA Download Cable II a nan header 10-pin sou tablo aparèy la.
- Rekonekte kab pouvwa a pou reaplike pouvwa sou tablo sikwi a.
Intel FPGA Telechaje Kab II a

Nòt:
Pou dimansyon ploge ak header, non pin, ak kondisyon fonksyònman, gade chapit Intel FPGA Download Cable II Specifications.
Enfòmasyon ki gen rapò
Espesifikasyon Intel FPGA Telechaje Cable II nan paj 8
Enstale Intel FPGA Download Cable II Driver sou Windows 7/8/10 Systems
Ou dwe gen privilèj administrasyon sistèm (administratè) pou enstale chofè kab telechaje yo. Chofè kab telechaje yo enkli nan enstalasyon lojisyèl Intel Quartus Prime. Anvan ou kòmanse enstalasyon an, verifye si download kab chofè a sitiye nan anyè ou a: \ \drivers\usb-blaster-ii.
- Konekte kab telechaje a nan pò USB òdinatè w lan. Lè ploge la pou premye fwa, yon mesaj parèt ki di ke lojisyèl chofè aparèy pa t enstale avèk siksè.
- Soti nan Manadjè Aparèy Windows, lokalize Lòt aparèy epi klike sou tèt USB-BlasterII.

Ou bezwen enstale chofè pou chak koòdone: youn pou JTAG koòdone ak youn pou koòdone System Console. - Nan meni an klike sou dwa, klike sou Mizajou Software Driver. Mizajou lojisyèl chofè a - USB BlasterII dyalòg parèt. 1. Mete kanpe Intel® FPGA Download Cable II 683719 | 2019.10.23 Voye
- Klike sou Browse òdinatè mwen an pou lojisyèl chofè pou kontinye.
- Klike sou Browse... epi ale nan kote chofè a sou sistèm ou a: \ \drivers\usb-blaster-ii. Klike sou OK.
- Klike sou Next pou enstale chofè a.
- Klike sou Enstale lè yo mande w si ou vle enstale. Ou ta dwe kounye a gen yon JTAG kab ki montre nan Manadjè Aparèy la.

- Koulye a, enstale chofè a pou lòt koòdone. Tounen nan etap 2 epi repete pwosesis la pou lòt aparèy telechaje kab yo. Lè w fini, w ap ajoute USB-Blaster II (JTAG koòdone) anba JTAG câbles.
Enstale Intel FPGA Download Cable II Driver sou sistèm Linux
Pou Linux, kab telechajman an sipòte Red Hat Enterprise 5, 6, ak 7. Pou jwenn aksè nan kab la, lojisyèl Intel Quartus Prime a sèvi ak chofè USB Red Hat ki entegre yo, USB a. file sistèm (usbfs). Pa default, rasin se sèl itilizatè ki pèmèt yo sèvi ak usbfs. Ou dwe genyen privilèj administrasyon sistèm (rasin) pou konfigirasyon chofè Intel FPGA Download Cable II yo.
- Kreye yon file yo te rele /etc/udev/rules.d/51-usbblaster.rules epi ajoute liy sa yo nan li. (Règ yo file ka deja egziste si ou te enstale yon vèsyon pi bonè.)
- Red Hat Enterprise 5 ak pi wo Intel FPGA Telechaje Kab II
SUBSYSTEMS==”usb”, ATTRS{idVendor}==”09fb”, ATTRS{idProduct}==”6010″, MODE=”0666″
SUBSYSTEMS==”usb”, ATTRS{idVendor}==”09fb”, ATTRS{idProduct}==”6810″, MODE=”0666″
Atansyon: Ta dwe gen sèlman twa liy nan sa a file, youn kòmanse ak yon kòmantè ak de kòmanse ak BUS. Pa ajoute kase liy siplemantè nan règ yo file.
- Red Hat Enterprise 5 ak pi wo Intel FPGA Telechaje Kab II
- Konplete enstalasyon w la lè w mete pyès ki nan konpitè pwogramasyon an nan lojisyèl Intel Quartus Prime la. Ale nan seksyon "Enstalasyon Intel FPGA Download Cable II Materyèl ak lojisyèl Intel Quartus Prime".
Pou plis enfòmasyon sou enstalasyon chofè kab telechaje, al gade nan paj Enfòmasyon sou chofè kab ak adaptè.
Enfòmasyon ki gen rapò
- Konfigirasyon Intel FPGA Download Cable II Materyèl la ak lojisyèl Intel Quartus Prime nan paj 7
- Enfòmasyon sou chofè kab ak adaptè yo
Enstale Intel FPGA Download Cable II Driver sou Windows XP Systems
Ou dwe gen privilèj administrasyon sistèm (administratè) pou enstale chofè kab telechaje a. Chofè kab telechaje yo enkli nan enstalasyon lojisyèl Intel Quartus Prime. Anvan ou kòmanse enstalasyon an, verifye si download kab chofè a sitiye nan anyè ou a: \ \chofè\usb-blasterii.
Mete kanpe Intel FPGA Download Cable II Materyèl la ak lojisyèl Intel Quartus Prime
- Kòmanse lojisyèl Intel Quartus Prime la.
- Soti nan meni Zouti, klike sou Pwogramè.
- Klike sou Enstalasyon Materyèl.
- Klike sou tab Anviwònman Materyèl.
- Soti nan lis pyès ki nan konpitè yo chwazi kounye a, chwazi Intel FPGA Download Cable II.
- Klike sou Fèmen.
- Nan lis Mode, chwazi yon mòd pwogramasyon apwopriye. Tablo ki anba a dekri chak mòd.
Mòd pwogramasyon
| Mode | Deskripsyon mòd |
| Gwoup Aksyon Tès Konjwen (JTAG) | Pwogram oswa konfigirasyon tout aparèy ki sipòte pa lojisyèl Quartus Prime atravè JTAG pwogramasyon. |
| Nan-Socket Programming | Pa sipòte pa Intel FPGA Download Cable II la. |
| Programmasyon pasif seri | Konfigure tout aparèy ki sipòte pa lojisyèl Quartus Prime eksepte aparèy konfigirasyon amelyore (EPC) ak aparèy konfigirasyon seri (EPCS/Q). |
| Programmasyon seri aktif | Pwograme yon sèl aparèy EPCS1, EPCS4, EPCS16, EPCS64, EPCS/Q128, EPCQ256, EPCQ-L ak EPCQ512. |
Pou jwenn èd detaye sou itilizasyon Quartus Prime Programmer la, al gade nan Gid Itilizatè Intel Quartus Prime Pro Edition: Pwogramè oswa Intel Quartus Prime Standard Edition Gid Itilizatè: Pwogramè.
Enfòmasyon ki gen rapò
- Gid itilizatè Intel Quartus Prime Pro Edition: Pwogramè
- Intel Quartus Prime Standard Edition Gid Itilizatè: Pwogramè
Intel FPGA Telechaje Kab II Espesifikasyon
Voltage Kondisyon
Intel FPGA Download Cable II VCC(TRGT) pin dwe konekte ak yon vol espesifiktage pou aparèy la ap pwograme. Konekte rezistans rale yo nan menm ekipman pou pouvwa Intel FPGA Download Cable II: VCC(TRGT).
Intel FPGA Telechaje Kab II VCC(TRGT) Pin Voltage Kondisyon
| Fanmi Aparèy | Intel FPGA Telechaje Kab II VCC Voltage Obligatwa |
| Arria GX | Jan sa espesifye nan VCCSEL |
| Arria II GX | Jan sa espesifye nan VCCPD oswa VCCIO nan Bank 8C |
| Arria V | Jan sa espesifye nan VCCPD Bank 3A |
| Intel Arria 10 | Jan sa espesifye nan VCCPGM oswa VCCIO |
| Siklòn III | Jan sa espesifye nan VCCA oswa VCCIO |
| Siklòn IV | Jan sa espesifye nan VCCIO. Bank 9 pou Cyclone IV GX ak Bank 1 pou Cyclone IV E aparèy. |
| Siklòn V | Jan sa espesifye nan VCCPD Bank 3A |
| EPC4, EPC8, EPC16 | 3.3 V |
| EPCS1, EPCS4, EPCS16, EPCS64, EPCS128 | 3.3 V |
| EPCS/Q16, EPCS/Q64, EPCS/Q128, EPCQ256, EPCQ512 | 3.3 V |
| EPCQ-L | 1.8 V |
| MAX II, MAX V | Jan sa espesifye nan VCCIO nan Bank 1 |
| Intel MAX 10 | Jan sa espesifye nan VCCIO |
| Stratix II, Stratix II GX | Jan sa espesifye nan VCCSEL |
| Stratix III, Stratix IV | Jan sa espesifye nan VCCPGM oswa VCCPD |
| Stratix V | Jan sa espesifye nan VCCPD Bank 3A |
Koneksyon kab-a-tablo
Yon kab USB estanda konekte ak pò USB sou aparèy la.
Intel FPGA telechaje kab II dyagram blòk

Intel FPGA Telechaje Kab II Koneksyon Ploge
Plòg fi 10-PIN la konekte ak yon header gason 10-PIN sou tablo sikwi ki gen aparèy sib la.
Intel FPGA Telechaje Kab II 10-Pin Fi Plug Dimansyon - Pous & Milimèt

Intel FPGA telechaje kab II dimansyon - pous ak milimèt
10-Pin II Fi Plug non siyal ak mòd pwogramasyon
| PIN | Aktif Serial (AS) Mode | Serial pasif (PS) mòd | JTAG Mode | |||
| Non siyal | Deskripsyon | Non siyal | Deskripsyon | Non siyal | Deskripsyon | |
| 1 | DCLK | Revèy Konfigirasyon | DCLK | Revèy Konfigirasyon | TCK | Tès Revèy |
| 2 | GND | Siyal tè | GND | Siyal tè | GND | Siyal tè |
| 3 | KONF_FINI | Konfigirasyon fè | KONF_FINI | Konfigirasyon fè | TDO | Sòti Done Tès |
| 4 | VCC(TRGT) | Sib ekipman pou pouvwa | VCC(TRGT) | Sib ekipman pou pouvwa | VCC(TRGT) | Sib ekipman pou pouvwa |
| 5 | nCONFIG | Kontwòl konfigirasyon | nCONFIG | Kontwòl konfigirasyon | TMS | Tès Mode Chwazi Antre |
| 6 | nCE | Sib chip pèmèt | – | – | PROC_RST | Reyajiste processeur |
| 7 | DATAOUT | Done seri aktif soti | nSTATIS | Konfigirasyon Estati | – | – |
| 8 | nCS | Serial konfigirasyon aparèy chip chwazi | nCS | Serial konfigirasyon aparèy chip chwazi | – | – |
| 9 | ASDI | Done seri aktif nan | DONE0 | Done seri pasif nan | TDI | Tès Done Antre |
| 10 | GND | Siyal tè | GND | Siyal tè | GND | Siyal tè |

| Senbòl | Paramèt | Kondisyon yo | Min | Max | Inite |
| VCC(TRGT) | Sib ekipman pou voltage | Ak respè tè | –0.5 | 6.5 | V |
| VCC (USB) | USB ekipman pou voltage | Ak respè tè | –0.5 | 6.0 | V |
| kontinye… | |||||
| Senbòl | Paramèt | Kondisyon yo | Min | Max | Inite |
| II | Sib bò D' aktyèl | PIN 7 | –100.0 | 100.0 | mA |
| II (USB) | Aktyèl ekipman pou USB | V-BIS | – | 200.0 | mA |
| Io | Sib bò pwodiksyon aktyèl | Broch: 1, 5, 6, 8, 9 | –50.0 | 50.0 | mA |
Intel FPGA Telechaje Kab II Rekòmande Kondisyon Fonksyònman
| Senbòl | Paramèt | Kondisyon yo | Min | Max | Inite |
| VCC(TRGT) | Sib ekipman pou voltage, 5.0-V operasyon | — | 4.75 | 5.25 | V |
| Sib ekipman pou voltage, 3.3-V operasyon | — | 3.0 | 3.6 | V | |
| Sib ekipman pou voltage, 2.5-V operasyon | — | 2.375 | 2.625 | V | |
| Sib ekipman pou voltage, 1.8-V operasyon | — | 1.71 | 1.89 | V | |
| Sib ekipman pou voltage, 1.5-V operasyon | — | 1.43 | 1.57 | V |
Intel FPGA Telechaje Kab II DC Kondisyon Fonksyònman
| Senbòl | Paramèt | Kondisyon yo | Min | Max | Inite |
| VIH | D' wo nivo voltage | VCC(TRGT) >= 2.0 V | 0.7 x VCC (TRGT) | — | V |
| D' wo nivo voltage | VCC(TRGT) <2.0 V | 0.65 x VCC (TRGT) | — | V | |
| VIL | Low-level input voltage | VCC(TRGT) >= 2.0 V | — | 0.3 x VCC(TRG
T) |
V |
| Low-level input voltage | VCC(TRGT) >= 2.0 V | — | 0.2 x VCC(TRG
T) |
V | |
| VOH | 5.0-V wo nivo pwodiksyon voltage | VCC(TRGT) = 4.5 V, mwenOH = -32 mA | 3.8 | — | V |
| 3.3-V wo nivo pwodiksyon voltage | VCC(TRGT) = 3.0 V, mwenOH = -24 mA | 2.4 | — | V | |
| 2.5-V wo nivo pwodiksyon voltage | VCC(TRGT) = 2.3 V, mwenOH = -12 mA | 1.9 | — | V | |
| 1.8-V wo nivo pwodiksyon voltage | VCC(TRGT) = 1.65 V, mwenOH = -8 mA | 1.2 | — | V | |
| 1.5-V wo nivo pwodiksyon voltage | VCC(TRGT) = 1.4 V, mwenOH = -6 mA | 1.0 | — | V | |
| VOL | 5.0-V ba-nivo pwodiksyon voltage | VCC(TRGT) = 4.5 V, mwenOL = 32 mA | — | 0.55 | V |
| 3.3-V ba-nivo pwodiksyon voltage | VCC(TRGT) = 3.0 V, mwenOL = 24 mA | — | 0.55 | V | |
| 2.5-V ba-nivo pwodiksyon voltage | VCC(TRGT) = 2.3 V, mwenOL = 12mA | — | 0.3 | V | |
| 1.8-V ba-nivo pwodiksyon voltage | VCC(TRGT) = 1.65 V, mwenOL = 8mA | — | 0.45 | V | |
| 1.5-V ba-nivo pwodiksyon voltage | VCC(TRGT) = 1.4 V, mwenOL = 6mA | — | 0.3 | V | |
| ICC(TRGT) | Fonksyone aktyèl (Pa gen chaj) | VCC (TRGT) = 5.5 V | — | 316 | uA |
JTAG Kontrent tan ak fòm vag
Fòm ond distribisyon pou JTAG Siyal (soti nan pèspektiv aparèy sib)

JTAG Kontrent Distribisyon pou Aparèy Sib la
| Senbòl | Paramèt | Min | Max | Inite |
| tJCP | peryòd revèy TCK | 41.67 | — | ns |
| tJCH | TCK revèy segondè tan | 20.83 | — | ns |
| tJCL | TCK revèy ba tan | 20.83 | — | ns |
| tJPCO | JTAG revèy pò a JTAG Pwodiksyon header | — | 5.46 (2.5 V)
2.66 (1.5 V) |
ns |
| kontinye… | ||||
| Senbòl | Paramèt | Min | Max | Inite |
| tJPSU_TDI | JTAG tan konfigirasyon pò (TDI) | — | 24.42 | ns |
| tJPSU_TMS | JTAG tan konfigirasyon pò (TMS) | — | 26.43 | ns |
| tJPH | JTAG pò kenbe tan | — | 17.25 | ns |
Distribisyon an simulation baze sou yon modèl distribisyon dousman, ki se yon anviwònman senaryo ki pi move. Pou aparèy espesifik JTAG enfòmasyon distribisyon, al gade nan fèy done aparèy ki gen rapò a.
Intel FPGA telechaje kab II kontrent distribisyon

- Chanje Frekans TCK a nan paj 14
- Dokimantasyon: Fich Done
Chanje frekans TCK a
Intel FPGA Download Cable II a gen yon frekans TCK default 24 MHz. Kote entegrite siyal ak distribisyon anpeche opere nan 24 MHz, chanje frekans TCK nan kab telechaje a:
- Louvri koòdone liy lòd la ak anyè bin Intel Quartus Prime nan chemen ou (pa egzanpample, C:\ \ \quartus\bin64).
- Tape lòd sa a pou chanje frekans TCK a:
- se kab telechaje yo dwe modifye.
- se frekans TCK vle a. Sèvi ak yon sèl pousantaj sa yo sipòte:
- 4 MHz
- 16 MHz
- 6 MHz
- 24/n MHz (ant 10 KHz ak 6 MHz, kote n reprezante yon nonb nonb valè)
- se prefiks inite pou frekans lan (eg M pou MHz).
TCK Frekans Auto-Ajiste pou Intel FPGA Telechaje Kab II
TCK Frequency Auto-Adjust se yon nouvo karakteristik ki aplike nan Intel Quartus Prime 19.1 Pro lage pou Intel FPGA Download Cable II. Karakteristik sa a bay konvenyans ak anpeche move frekans TCK ki ta ka lakòz echèk aparèy pi dousman pandan JTAG operasyon. Karakteristik oto-ajiste a aktive kòm default. Pou enfim karakteristik oto-ajiste, ou ka itilize koòdone liy lòd la oswa entèfas pwogramè a. Estati a nan karakteristik la retabli nan default (pèmèt) lè yo rekonekte kab la oswa JTAG sèvè rekòmanse. Karakteristik oto-ajiste a toujou aplike pi gwo frekans ki ka sipòte sou aktyèl JTAG chèn ki baze sou tès BYPASS yo. Si ou te espesifye yon frekans TCK, karakteristik oto-ajisteman an sispann nan frekans TCK espesifye a ak kondisyon ke tès BYPASS yo ap pase nan frekans lan. Sinon, karakteristik oto-ajisteman an ap kontinye epi yo pral sispann nan yon frekans pi ba ke tès BYPASS yo ap pase. Nouvo karakteristik sa a aplikab sèlman lè Intel Quartus Prime ak JTAG sèvè yo nan vèsyon 19.1. Si w itilize Intel Quartus Prime 19.1 ak yon pi gran JTAG sèvè (anvan vèsyon 19.1), karakteristik oto-ajiste a pa disponib.
Nòt: Frekans TCK a oto-ajiste ki fèt ki baze sou difisil JTAG chèn eskanè. Pou vityèl JTAG chèn eskanè, frekans TCK a apre ajisteman oto ka toujou bezwen plis ajisteman nan men itilizatè a pou JTAG operasyon.
GUI pwogramè
Yo ajoute yon kaz nan bwat dyalòg "Enstalasyon Materyèl" Pwogramè a pou aktive/Dezactive fonksyon ajisteman frekans lan. Kawat la aktive lè karakteristik oto-ajiste frekans lan disponib. Sinon, li se gri. Si fonksyon ajisteman oto frekans lan aktive, yo pral montre yon nouvo valè frekans TCK ajiste anba bwat mesaj GUI pwogramè a.
GUI pwogramè (Anviwònman Materyèl → Tab Anviwònman Materyèl)

Enfòmasyon adisyonèl
- Paramèt Windows ki pa kòrèk oswa kèk pwoblèm enkoni ak chofè Intel FPGA Download Cable II
- Vèsyon an nan JTAG- lojisyèl ki gen rapò tankou Jtagkonfigirasyon oswa Jtagserver pa matche ak vèsyon an nan Intel Quartus Prime lojisyèl
- Vèsyon Intel FPGA Download Cable II chofè a fin vye granmoun, li pa apwopriye, oswa pèvèti
- Louvri yon èd memwa nan Windows OS
- Egzekite lòd sa a:
- Si vèsyon ki nan mesaj la pa matche ak vèsyon Intel Quartus Prime ou itilize a, ou dwe modifye varyab sistèm itilizatè yo pou kont Windows ou oswa varyab sistèm yo.
- Ale nan \quartus\bin64 pou Intel Quartus Prime. Ale nan \qprogrammer\bin64 oswa \qprogrammer\quartus\bin64 pou zouti Intel Quartus Prime Programmer.
- Egzekite lòd sa a: qreg.exe –force –jtag –setqdir
- Intel rekòmande ou verifye varyab anviwònman yo lè l sèvi avèk pwosedi anviwònman manyèl ki eksplike nan seksyon ki anba a.
Anviwònman manyèl
- Louvri fenèt Anviwònman Varyab nan Windows OS Windows Anviwònman > Tape "Anviwònman" nan zòn rechèch la > Chwazi Edit varyab anviwònman sistèm lan.
- Tcheke si varyab Path gen %QUARTUS_ROOTDIR%\bin64 nan varyab Sistèm oswa varyab Itilizatè pou kont ou. Si pa prezan, ajoute %QUARTUS_ROOTDIR%\bin64
- Tcheke si varyab QUARTUS_ROOTDIR nan yon bon chemen ki katab bin64 lokalize Anyè pou Intel Quartus Prime: \quartus Directory for Intel Quartus Prime Programmer zouti: < Katab enstalasyon Quartus Prime Programmer>\qprogrammer oswa <Anyè enstalasyon Quartus Prime Programmer>\qprogrammer\quartus
- Si w remake varyab sa yo nan tou de varyab Sistèm oswa varyab Itilizatè pou kont ou, Intel rekòmande ke youn nan yo ta dwe efase.
- Rekòmanse òdinatè w lan epi tcheke vèsyon jtagkonfigirasyon lè l sèvi avèk etap 1 ak 2
JtagsAnviwònman erver
- Louvri èd memwa Windows OS
- Egzekite kòmandman sa a: jtagconfig –serverinfo Ansyenampse mesaj pwodiksyon an enstale JTAG sèvè se ' \quartus \bin64\jtagserver.exe' Manadjè sèvis rapò sèvè ap kouri chemen rapò sèvè: \quartus \bin64\jtagserver.exe Sèvè rapòte vèsyon: Version 18.1.1 Build 646 04/11/2019 SJ Standard Edition Kliyan Remote yo enfim (pa gen modpas)
- Mete varyab anviwònman yo kòrèkteman swiv etap ki dekri nan jtagkonfigirasyon vèsyon an nan seksyon ki anwo yo.
- Egzekite kòmandman sa yo
- Rekòmanse òdinatè w lan
Enstale/réinstalle chofè Intel FPGA Download Cable II
- Konekte Intel FPGA Telechaje Kab ou oswa Intel FPGA Telechaje Kab II
- Louvri fenèt Manadjè Aparèy nan Windows OS Windows Anviwònman > Tape "Manadjè Aparèy" nan zòn rechèch la > Chwazi Manadjè Aparèy
- Jwenn Intel FPGA Telechaje Kab II anba JTAG kab oswa Intel FPGA Telechaje Kab anba contrôleur Inivèsèl Serial Bus
- Chwazi Intel FPGA Telechaje Kab oswa Intel FPGA Telechaje Kab II
- Dwa klike epi chwazi Désinstaller aparèy nan meni kontèks
- Pèmèt Efase lojisyèl chofè a pou aparèy sa a epi klike sou Désinstaller
- Si ou wè yon lòt Intel FPGA Download Cable oswa Intel FPGA Download Cable II, dezenstale li tou
- Re-enstale chofè yo swiv etap ki nan seksyon Pwosedi Depanaj Windows pou Intel FPGA Telechaje Kab II nan paj 18.
Pwosedi Depanaj pou Erè lè w ap tcheke pyès ki nan konpitè Pa gen Aparèy
Ou ta ka wè erè sa a lè w konekte plizyè câbles telechaje sou òdinatè w lan epi egzekite jtagkonfigirasyon lòd. Erè lè eskanè pyès ki nan konpitè – Pa gen aparèy Li pran yon sèten kantite tan fini pou òdinatè w lan fini enimerasyon aparèy USB apre konekte aparèy USB. Plis aparèy USB yo konekte, se plis tan ki nesesè pou enimerasyon aparèy USB. Erè ki pi wo a rive lè jtagse lòd konfig egzekite anvan òdinatè w lan fini enimerasyon aparèy USB pou rekonèt tout kab telechaje ki konekte. Erè a sanble rive sèlman lè jtagse lòd konfig egzekite imedyatman apre plizyè câbles telechaje yo konekte
Pwosedi Depanaj
Ou bezwen rete tann pou yon ti tan jiskaske òdinatè w lan fini enimerasyon aparèy USB apre ou fin konekte Intel FPGA Download Cable II. Ou ka itilize Manadjè Aparèy sou Windows oswa kòmand lsusb sou Linux pou tcheke si Intel FPGA Download Cable II ou rekonèt sou òdinatè w lan. Pou Windows: Louvri Manadjè Aparèy epi tcheke si Intel FPGA Telechaje Kab II (JTAG koòdone) anba JTAG kab oswa Intel FPGA Telechaje Kab anba kontwolè Otobis Serial Inivèsèl ki nan lis. Pou Linux: Louvri yon kokiy kòmand, tape lsusb, epi tcheke si aparèy la ki gen ID nan 09fb:6001, 09fb:6002, 09fb:6003, 09fb:6010, oswa 09fb:6810.
Deklarasyon Sètifikasyon
Konfòmite RoHS
Tablo ki anba a bay lis sibstans danjere ki enkli nan Intel FPGA Download Cable II. Yon valè 0 endike ke konsantrasyon nan sibstans danjere nan tout materyèl omojèn nan pati yo se pi ba pase papòt la ki enpòtan jan sa espesifye nan estanda SJ/T11363-2006 la.
Sibstans Danjere ak Konsantrasyon
| Non Pati | Plon (Pb) | Kadmyòm (CD) | Egzavèl Kwòm (Cr6+) | Mèki (Hg) | Polybrominate d bifenil (PBB) | Polybrominate d difenil Etè (PBDE) |
| Eleman elektwonik | 0 | 0 | 0 | 0 | 0 | 0 |
| Popilasyon Awondisman Komisyon Konsèy | 0 | 0 | 0 | 0 | 0 | 0 |
| Pwosesis Faktori | 0 | 0 | 0 | 0 | 0 | 0 |
| Anbalaj | 0 | 0 | 0 | 0 | 0 | 0 |
Sètifikasyon USB 2.0
Pwodwi sa a sètifye USB 2.0.
CE EMI Konfòmite Atansyon
Pwodui sa a te delivre an konfòmite ak estanda enpòtan ki mande pa Direktiv 2004/108/EC. Akòz nati aparèy lojik pwogramasyon, li posib pou itilizatè a nan pwodwi sa a modifye li nan yon fason pou jenere entèferans elektwomayetik (EMI) ki depase limit yo etabli pou ekipman sa a. Nenpòt EMI ki te koze kòm rezilta nan modifikasyon nan materyèl la delivre se responsablite a sèl itilizatè a. A. Lòt Enfòmasyon 683719 | 2019.10.23 Intel
Istwa revizyon
Istwa revizyon Intel FPGA Download Cable II Gid itilizatè a
| Vèsyon dokiman an | Chanjman |
| 2019.10.23 | Te ajoute seksyon sa yo:
• Pwosedi Depanaj Windows pou Intel FPGA Telechaje Kab II nan paj 18 • Pwosedi Depanaj pou Erè lè w ap tcheke pyès ki nan konpitè - Pa gen Aparèy nan paj 20 |
| 2019.04.01 | Te ajoute nouvo chapit TCK Frekans Auto-Ajiste pou Intel FPGA Telechaje Kab II |
| 2018.04.19 | Mizajou 10-Pin Fi ploge non siyal ak mòd pwogramasyon nan paj 10 |
Istwa revizyon Intel FPGA Download Cable II Gid itilizatè a
| Dat | Version | Chanjman |
| Oktòb 2016 | 2016.10.28 | Non USB-Blaster II a chanje an Intel FPGA Telechaje Kab II. |
| Desanm 2015 | 2015.12.11 | Mizajou Seksyon:
• Aparèy ak Sistèm Sipòte • Mete kanpe USB-Blaster II Materyèl la ak lojisyèl Quartus II la • Voltage Kondisyon • 10-Pin Fi ploge non siyal ak mòd pwogramasyon |
| Septanm 2014 | 1.2 | • Te ajoute ke kab telechaje USB-II a sipòte pwogramasyon kle AES (Advanced Encryption Standard) ak fuse.
• Te ajoute koulè magenta LED nan Figi 1-1 sipòte plizyè itilizasyon kab. • Klarifye yon referans kwa ki lonje dwèt sou aparèy espesifik JTAG enfòmasyon tan. |
| jen 2014 | 1.1 | • Te ajoute tablo koulè LED nan Figi 1-1.
• Te ajoute “JTAG Kontrent Distribisyon ak Fòm Ond” seksyon. • Te ajoute seksyon "Chanje frekans TCK a". |
| Janvye 2014 | 1.0 | Premye lage. |
Dokiman / Resous
![]() |
intel FPGA Telechaje Kab II Koneksyon Plòg [pdfGid Itilizatè FPGA Telechaje Kab II Ploge Koneksyon, Kab II Ploge Koneksyon, Ploge Koneksyon |





