ACSEVB-LH5
LH Package Bare Evalyasyon Konsèy Itilizatè Gid
DESKRIPSYON
Planch evalyasyon bare ofri yon metòd pou evalye
Allegro detèktè aktyèl nan yon anviwònman laboratwa. Dokiman sa a dekri itilizasyon tablo evalyasyon Capteur aktyèl LH.
Tablo evalyasyon sa a (ACSEVB-LH5, TED-0004112) fèt pou itilize ak nenpòt pake LH (LHB SOT23–W 5-pin Allegro aktyèl Capteur).
CARACTÉRISTIQUES BARE BOARD LA
- Amelyore pèfòmans tèmik
- 6-kouch PCB ak 2 oz pwa kòb kwiv mete sou tout kouch
- Noncondictive-plen via-in-pad
- Materyèl segondè-pèfòmans FR4 ak tanperati tranzisyon vè 180 °C
- Layout fleksib pou itilizatè enstale pwen koneksyon
- Pwen tès estanda Keystone
- SMA/SMB connecteur
- Tèt 2-pin
- Rezistans bouk aktyèl entegre ka mezire dirèkteman sou tablo evalyasyon an apre enstalasyon pwen tès la; voltage gout ka mezire pou apwoksimatif pèt pouvwa nan pake a.
KONTISYON KONSÈY EVALYASYON BARE
- Bare tablo sikwi enprime san konpozan peple
- REMAK: Li se jiska itilizatè a rasanble tablo a ak Capteur aktyèl la vle ak sikwi sipò. Tablo sa a pa vini peple ak yon Capteur aktyèl Allegro oswa lòt konpozan.
- Sikwi sipò rekòmande pou tout Capteur aktyèl konpatib yo ki nan lis nan seksyon Sikwi Sipò ki anba a.
Figi 1: Komisyon Konsèy Evalyasyon LH Bare
Figi 2: LHB SOT23–W 5 Pin Package (LH Package)
ITILIZE TABLÈ EVALYASYON AN
Pwosedi Komisyon Konsèy Evalyasyon
FÒMASYON KONSÈY EVALYASYON AN
Lè yo fin resevwa tablo evalyasyon an, se itilizatè a ki pral peple tablo evalyasyon an ak Capteur aktyèl Allegro vle.
Li se tou jiska itilizatè a enstale pwen tès yo, konektè SMA/SMB, konektè header, ak sikwi sipò, jan sa nesesè.
KONEKTE AK KONSÈY EVALYASYON AN
Fason ki pi serye pou konekte enstriman mezi ak tablo evalyasyon an se sèvi ak SMB/SMA oswa 2-pin headers konektè ansanm ak câbles coaxial. Konfigirasyon sa a pral pi fleksib nan kouti ekstèn epi li se pi mekanikman ki estab epi li se fason ki pi pito pou mezi pou siyal gwo vitès.
Pwen tès Keystone yo se yon fason pratik pou konekte nenpòt enstriman, men èske li rekòmande pou konfigirasyon DC sèlman.
Komisyon Konsèy Evalyasyon Deskripsyon detaye
- U1 se yon anprint pakè LH (pin 1 se sou bò gòch anba anprint pakè a, gade ti pwen blan ki sou bò gòch anprint pakè a).
- U1 broch (5 a 3; gade anwo ak anba view nan EVB) pèmèt opsyon pou konekte:
♦ RPU: rale-up rezistans nan VCC
♦ RPD: rale-desann rezistans nan GND
♦ C: dekouplage oswa chaj kondansateur nan GND
REMAK: Konpozan nimewo enpè peny yo sou kouch anwo nan tablo evalyasyon an (5 ak 3) e menm nimewo peny yo sou kouch anba tablo a (4). Tout konpozan pasif yo se 0603 gwosè pake. - Si ou vle nan pwen tès twou yo (pwen tès Keystone 5005, pa egzanp, Digikey # 36-5005-ND)
- Si ou vle estanda SMB oswa pwen koneksyon SMA (egzanp, Digikey # 1868-1429-ND)
- Si ou vle 2-pin 100 mil header Connector (nòt: swa SMB oswa header ka reyini)
- Pozisyon aliye prensipal kab aktyèl yo (direksyon aktyèl koule pozitif se gòch a dwat)
- Si ou vle 2-pin 100 mil header Connector pou voltage gout mezi atravè bouk aktyèl la entegre nan Capteur aktyèl la
- RB1, RB2, RB3, ak RB4: pozisyon aliye eksepsyonèl kawotchou (egzanp, Digikey # SJ61A6-ND)
Figi 3: LH Kouran Sensor Evalyasyon Komisyon Konsèy Imaj Referans
DONE PERFORMANCE KONSYON EVALYASYON
Ogmantasyon tèmik vs kouran prensipal
Oto-chofaj akòz koule nan aktyèl nan kondiktè IP pake a ta dwe konsidere pandan konsepsyon an nan nenpòt ki sistèm deteksyon aktyèl. Capteur a, tablo sikwi enprime (PCB), ak kontak PCB a pral jenere chalè epi aji kòm yon koule chalè kòm aktyèl deplase nan sistèm nan.
Repons tèmik la trè depann sou layout PCB, epesè kòb kwiv mete, teknik refwadisman, ak pro lafile nan aktyèl la enjekte. Pwofesyonèl aktyèl lafile gen ladan valè aktyèl pik, aktyèl alè, ak sik devwa.
Mete vias anba kousinen kòb kwiv mete nan tablo evalyasyon aktyèl Capteur Allegro minimize rezistans chemen aktyèl la ak amelyore disipasyon chalè nan PCB a, pandan y ap vias deyò kousinen yo limite chemen aktyèl la nan tèt tras PCB la epi yo gen pi mal chalè anba pati a ( gade Figi 4 ak Figi 5 anba a). ACSEVB-LH5 a gen ladan vias nan pad epi li rekòmande pou amelyore pèfòmans tèmik.
Figi 4: Vias anba kousinen kwiv Egzample
Figi 5: Pa gen Vias anba kousinen kwiv Egzample
Konplo a nan Figi 6 montre ogmantasyon mezire nan tanperati mouri nan eta estab nan pake LH a kont kouran DC kontinyèl nan yon tanperati anbyen, TA, nan 25 °C pou de konsepsyon tablo: plen vias anba kousinen kòb kwiv mete ak pa gen vias anba kousinen kwiv. .
Nòt: Sèvi ak nan-pad vias gen pi bon pèfòmans tèmik ki pa gen okenn nan-pad vias, e sa a se konsepsyon ACSEVB-LH5 la itilize. Figi 6: Konparezon Pake LH ak ak san yo pa In-Pad Vias
Kapasite tèmik pake LH a ta dwe verifye pa itilizatè final la nan kondisyon espesifik aplikasyon an. Tanperati junction maksimòm, TJ (max) (165 ℃), pa ta dwe depase. Mezire tanperati a nan tèt pake a se yon apwoksimasyon fèmen nan tanperati a mouri.
SCHEMA
Figi 7: Chema Komisyon Konsèy Evalyasyon Jenerik LH
LAYOUT
Figi 8: Kouch anlè Komisyon Konsèy Evalyasyon Jenerik LH (agòch) ak Kouch Enteryè 1
LH aktyèl Capteur evalyasyon tablo a prezante pwen tès ki pèmèt aktyèl Capteur entegre rezistans bouk aktyèl la yo dwe mezire dirèkteman nan tablo evalyasyon an.
Vol latage gout gout se achemine nan premye kouch entèn la (tankou pa diminye espèk izolasyon nan pake a).
Kòm yon konsekans, voltage gout pral gen ladan rezistans nan parazit nan vias ki genyen ant kouch nan tèt ak kouch nan premye enteryè.
Figi 9: Komisyon Konsèy Evalyasyon Jenerik LH Kouch Enteryè 2 (agòch) ak Kouch Enteryè 3
Figi 10: Kouch Enteryè Komisyon Konsèy Evalyasyon Jenerik LH 4 (agòch) ak Kouch Anba
SIKWI SIPÒ
Konpozan ki nan lis yo baze sou kous aplikasyon tipik yo bay nan fèy done aparèy respektif la. Nan ka ta gen yon konfli ant dokiman sa a ak fich prensipal la, fich la pran priyorite.
Tablo 1: Sikwi Komisyon Konsèy Evalyasyon ACS37041/2 VARIANT Asanble (LH)
PIN | Tèminal | Eleman |
1, 2 | IP | Tèminal pou aktyèl yo te detekte; fusion anndan |
3 | GND | Tèminal tè aparèy, ki konekte ak GND |
4 | VOUT | Pwodiksyon analòg ki reprezante aktyèl la ap koule tankou dlo nan IP, kapasite chaj si ou vle oswa rezistans chaj |
5 | VDD | Aparèy ekipman pou pouvwa tèminal, konekte ak ekipman pou voltage |
Tablo 2: Dokimantasyon ki gen rapò ak sipò pou aplikasyon an
Dokimantasyon | Rezime | Kote |
Allegro Kouran detèktè Webpaj | Fich pwodwi ki defini karakteristik elektrik komen ak karakteristik pèfòmans | https://www.allegromicro.com/en/products/ sans/aktyèl-detèktè-ik |
Dokimantasyon pakè Sensor aktyèl Allegro | schematic files, etap files, imaj pake | https://www.allegromicro.com/en/design- sipò/anbalaj |
Yon Metòd efikas pou Karakterize Bandwidth sistèm nan aplikasyon Capteur aktyèl konplèks | Nòt aplikasyon ki dekri metòd Allegro itilize pou mezire ak quantifier lajè sistèm lan | https://allegromicro.com/en/insights-and- inovasyon/teknik-dokiman/sal-efè- Capteur-ic-piblikasyon/yon-metòd-efikas-pou- karakterize-sistèm-bandwidth-an296169 |
DC ak aktyèl Kapasite pasajè / Fusible Karakteristik nan sifas mòn aktyèl Capteur ICs | DC ak aktyèl Kapasite pasajè / Fusible Karakteristik nan sifas mòn aktyèl Capteur ICs | https://www.allegromicro.com/en/Insights-and- Inovasyon/Dokiman-teknik/Efè Hall- Sensor-IC-Piblikasyon/DC-ak-Transient- Current-Capability-Fuse-Characteristics.aspx |
Mezi segondè-kouran ak Allegro Current Sensor IC ak Nwayo Feromayetik: Enpak kouran Eddy | Nòt aplikasyon ki konsantre sou efè kouran altènatif sou mezi aktyèl la | https://allegromicro.com/en/insights-and- inovasyon/teknik-dokiman/sal-efè- sensor-ic-publications/an296162_a1367_ aktyèl-detèktè-eddy-kouran-nwayo |
Sekrè pou mezire kouran ki pi wo pase 50 Amps | Nòt aplikasyon konsènan mezi aktyèl ki pi gran pase 50 A | https://allegromicro.com/en/insights-and- inovasyon/teknik-dokiman/sal-efè- sensor-ic-publications/an296141-secrets-of- mezire-kouran-pi wo a-50-amps |
Allegro Hall-Efè Sensor ICs | Nòt aplikasyon ki dekri prensip Hall-efè | https://allegromicro.com/en/insights-and- inovasyon/teknik-dokiman/sal-efè- sensor-ic-publications/allegro-hall-effect-sensor- ik |
Hall-Efè deteksyon aktyèl nan machin elektrik ak ibrid | Nòt aplikasyon ki bay yon pi gwo konpreyansyon sou machin elektrik ibrid ak kontribisyon teknoloji deteksyon Hall-efè | https://allegromicro.com/en/insights-and- inovasyon/teknik-dokiman/sal-efè- Capteur-ic-piblikasyon/sal-efè-aktyèl- deteksyon-nan-elektrik-ak-ibrid-veyikil |
Hall-Efè deteksyon aktyèl nan aplikasyon pou machin elektrik ibrid (HEV). | Nòt aplikasyon ki bay yon pi gwo konpreyansyon sou machin elektrik ibrid ak kontribisyon teknoloji deteksyon Hall-efè | https://allegromicro.com/en/insights- ak-inovasyon/dokiman-teknik/
Hall-effect-sensor-ic-publications/hall-effect- aktyèl-deteksyon-nan-ibrid-elektrik-veyikil-hev- aplikasyon yo |
Reyalize presizyon nan bouk fèmen nan detèktè aktyèl yo | Nòt aplikasyon konsènan solisyon aktyèl Capteur IC ki reyalize tou pre fèmen-bouk presizyon lè l sèvi avèk topoloji louvri-bouk | https://allegromicro.com/en/insights-and- inovasyon/teknik-dokiman/sal-efè- Capteur-ic-piblikasyon/reyalize-bouk-fèmen- presizyon-nan-ouvè-bouk-kouran-detèktè |
IC Sensor aktyèl Allegro ka pran chalè a! Opsyon anbalaj inik pou chak bidjè tèmik | Nòt aplikasyon konsènan detèktè aktyèl yo ak seleksyon pake ki baze sou kapasite tèmik | https://www.allegromicro.com/-/media/files/ aplikasyon-nòt/an296190-current-sensor- tèmik.pdf |
Eksplikasyon sou spesifikasyon erè pou Allegro lineyè Hall-efè ki baze sou aktyèl Capteur Ics ak teknik pou kalkile erè sistèm total | Nòt aplikasyon ki dekri sous erè ak efè yo sou pwodiksyon Capteur aktyèl la | https://www.allegromicro.com/-/media/files/ aplikasyon-nòt/an296181-acs72981-error- kalkil.pdf |
Istwa revizyon
Nimewo | Dat | Deskripsyon |
– | 17 out 2023 | Premye lage |
1 | 5 janvye 2024 | Mizajou editoryal minè |
Copyright 2024, Allegro MicroSystems.
Allegro MicroSystems rezève dwa pou fè, detanzantan, depa yo nan spesifikasyon detay yo ki ka nesesè pou pèmèt amelyorasyon nan pèfòmans, fyab, oswa fabrikasyon nan pwodwi li yo. Anvan yo mete yon lòd, itilizatè a avèti pou verifye ke enfòmasyon yo te konte sou yo aktyèl.
Pwodui Allegro yo pa dwe itilize nan okenn aparèy oswa sistèm, ki gen ladan men pa limite a aparèy oswa sistèm sipò lavi, kote yon echèk nan pwodwi Allegro a ka rezonab ka lakòz domaj kòporèl.
Enfòmasyon ki enkli ladan l yo kwè yo dwe egzat ak serye. Sepandan, Allegro MicroSystems pa pran okenn responsablite pou itilizasyon li; ni pou nenpòt vyolasyon patant oswa lòt dwa twazyèm pati ki ka lakòz nan itilizasyon li yo.
Kopi dokiman sa a konsidere kòm dokiman san kontwòl.
Allegro MicroSystems
955 Wout Perimèt
Manchester, NH 03103-3353 USA
www.allegromicro.com
Dokiman / Resous
![]() |
ALLEGRO microSystems ACSEVB-LH5 Allegro Kouran Sensor Evalyasyon Boards [pdfGid Itilizatè ACSEVB-LH5 Allegro Current Sensor Evalyasyon Boards, ACSEVB-LH5, Allegro Current Sensor Evalyasyon Boards, Current Sensor Evalyasyon Boards, Sensor Evalyasyon Boards, Evalyasyon Boards, Boards |