FPGA MICROCHIP AN5864 PolarFire mitan-ranje yo

Espesifikasyon
- Mòd Transceiver: PCS 8B10B
- Lajè Done: 32-bit
- Liy Transceiver: Single
- Entèfas: SFP+ ak SMA
- Vitès Done: 3.125 GHz
Entwodiksyon
(Poze yon kesyon)
Dokiman sa a bay enstriksyon pou itilize Aurora 8B/10B IP a sou Kat Evalyasyon PolarFire® la. Transceiver gwo vitès PolarFire la (PF_XCVR_ERM) dwe konfigire nan mòd PCS 8B10B ansanm ak Aurora 8B/10B IP a. Modil AURORA_TX_GENERATOR ak AURORA_RX_CHECKER yo itilize pou jenere epi verifye done atravè koòdone AXI4-Stream la.
Kat Evalyasyon an gen de koòdone: SFP+ ak SMA. Konsepsyon referans sa a sipòte tou de konfigirasyon yo. Kab la dwe konekte nan mòd boukbak soti nan TX rive nan RX sou kat la.
Plis paseview
Aurora 8B/10B IP a itilize AXI4-Stream kòm koòdone itilizatè pou kominikasyon. Konsepsyon referans sa a gen ladan l de modil, AURORA_TX_GENERATOR ak AURORA_RX_CHECKER, pou tès. Blòk transceiver gwo vitès la sipòte vitès done ki varye ant 250 Mbps ak 12.7 Gbps. Modil transceiver (PF_XCVR_ERM) la entegre plizyè blòk fonksyonèl pou pèmèt transfè done seri gwo vitès nan FPGA a. Transceiver ki itilize nan aplikasyon Aurora 8B/10B yo gen yon Pleasant limite a yon seri vitès liy ki varye ant 0.5 Gb/s ak 6.6 Gb/s.
Aurora 8B/10B IP a sipòte yon lajè done 32-bit ak yon sèl liy transceiver. Konsepsyon referans sa a ka aplike sou de kat Microchip PolarFire pou pèmèt transfè done full-duplex.
Figi 1-1. Dyagram blòk konsepsyon referans Aurora 8B/10B IP

Espesifikasyon konsepsyon referans
Seksyon sa a bay yon lis espesifikasyon konsepsyon referans.
- Mòd Full-duplex
- Chanèl yon sèl liy
- Pousantaj done: 3.125 Gbps
- Inite Done Chaj (PDU): lajè done 32-bit
- Tès Kontwòl Flow Itilizatè (UFC) ak Kontwòl Flow Natif Natal (NFC)
Enfòmasyon sou konsepsyon
Seksyon sa a bay yon souview nan modil ki enkli nan konsepsyon an.
Aurora Tx Jeneratè
Lè LANE ak CHANNEL yo inisyalize avèk siksè, siyal AURORA_TX_GENERATOR.CHANNEL_UP la vin aktif. Lè sa a, dèlko a kòmanse pwodui modèl tès epi voye yo bay Aurora a.
IP 8B/10B atravè koòdone AXI4-Stream la.
Transmisyon Done: Modèl done PRBS la itilize pou teste koòdone itilizatè TX la. Gwosè mo done a ogmante piti piti nan chak ankadreman, soti nan 1 rive nan 255 (1 mo = 32 bit). Yo mete yon ti kantite sik o aza ant ankadreman yo.
Figi 3-1. Sekans Tès Done

Transmisyon Mesaj UFC: Yo itilize valè predefini pou teste koòdone itilizatè TX UFC la. Selon spesifikasyon Aurora 8B/10B a, seri gwosè UFC a se yon nonb pè octet, ant 2 ak 16.
Figi 3-2. Sekans Tès UFC

Transmisyon Mesaj NFC: Sekans nimewo poz yo swiv modèl 1 a 8, answit 0xF epi finalman 0. Selon spesifikasyon Aurora 8B/10B a, seri done NFC a se soti nan 1 a 8. Yon valè 0xF enstwi patnè kanal la pou sispann transmèt done yo, alòske yon valè 0 enstwi li pou rekòmanse transmisyon an.
Figi 3-3. Sekans Tès NFC

Verifikatè Rx Aurora
Apre yo fin inisyalize LANE ak CHANNEL la avèk siksè, modil CHECKER la kòmanse verifye done yo resevwa nan men Aurora 8B/10B IP a atravè koòdone AXI4-Stream la.
Tablo ki anba la a bay enfòmasyon sou pò yo. Pò sa yo endike erè done ki pa matche.
Tablo 3-1. Verifikatè Ordonans Aurora
| Siyal Yerachi | Deskripsyon |
| AURORA_RX_CHECKER.ERR_PDU | Endike yon enkonpatibilite nan done PDU yo te resevwa yo. |
| AURORA_RX_CHECKER.ERR_UFC | Endike yon enkonpatibilite nan mesaj UFC ki te resevwa a. |
| AURORA_RX_CHECKER.ERR_NFC | Endike yon enkonpatibilite nan mesaj NFC ki te resevwa a. |
Konfigirasyon transceiver
PolarFire Aurora 8B/10B IP a pa gen ladan l transceiver PMA ak PCS. Figi ki anba la a montre konfigirasyon Transceiver IP a nan konsepsyon Libero®.
- Kat Evalyasyon PolarFire la bay yon sous revèy 125 MHz. Konfigire IP PF_TX_PLL la pou jenere yon revèy bit 6250 Mbps pou PF_XCVR_ERM.
Figi 3-4. Transmisyon PLL
- Konfigire PF_XCVR_ERM pou operasyon full-duplex ak yon sèl liy ak yon vitès done 3.125 GHz.
- Konfigire lajè koòdone PCS la a 32 bit ak kodaj ak dekodaj 8B/10B.

Pwojè Libero
Anplis blòk fonksyonèl prensipal la, gen lòt modil tankou CCC, reset_syn ak INIT_Monitor, ki responsab pou jenere revèy sistèm lan ak reset la.
Figi sa a montre konsepsyon Libero nan premye nivo pou transfè done gwo vitès lè l sèvi avèk Aurora 8B/10B IP.
Figi 4-1. Pwojè Libero

Kontrent tan
Kontrent sa a dekri frekans SYS_CLK a ki se 125 MHz, TX_CLK ak RX_CLK a ki se 78.125 MHz.
Chemen fo ARSTN lan se yon siyal asynchrone.

Kontrent Entèfas
Seksyon sa a dekri kontrent entèfas yo.
Kontrent pou konektè SFP+


Kontrent pou konektè SMA

Simulation
Yo bay yon ban tès simulation loopback. Nou ka fè obsèvasyon enpòtan sa yo apati fòm ond lan:
- Lè tou de PF_XCVR_ERM.RX_VAL ak PF_XCVR_ERM.RX_READY yo deklare, sa endike ke reseptè PF_XCVR_ERM nan fin fè inisyalizasyon an. Aurora 8B/10B IP a ap kòmanse opere lè li resevwa siyal sa yo.
Figi 5-1. Similasyon
- Pandan entèval tan ki soti nan RX_VAL rive nan CHANNEL_READY, IP Aurora 8B/10B a sibi inisyalizasyon ak verifikasyon. Sistèm aplikasyon itilizatè a dwe tann jiskaske CHANNEL_READY afime anvan li kòmanse operasyon an.
Figi 5-2. CHANNEL_READY deklare anvan operasyon an kòmanse.
- Modil TX_GENERATOR la kòmanse transmèt modèl tès yo bay Aurora 8B/10B IP apre CHANNEL_READY fin deklare.
Figi 5-3. CHANNEL_READY deklare.
- Modil AURORA_RX_CHECKER la kòmanse verifye done li resevwa yo apre yo fin deklare CHANNEL_UP.
- Done PDU, UFC ak NFC yo ap verifye kontinyèlman. Siyal ERR_PDU, ERR_UFC ak ERR_NFC yo dwe rete ba; sinon, yo detekte yon move matche done.
Figi 5-4. Yo detekte yon enkonpatibilite nan done yo
Debogaj ak Tès
Sèvi ak zouti Konsepsyon Debogaj Identify® la pou kontwole siyal yo nan konsepsyon an.
- CHANÈL_ANWO
Siyal sa a ta dwe aktive apre yo fin branche kab la epi pwosesis inisyalizasyon an fini. - ERR_PDU / ERR_UFC / ERR_NFC
- Siyal sa yo ta dwe toujou rete ba.
- Mete yon deklanchè nan zouti a pou kontwole erè yo.
- Estati poul
- LED4: Erè DONE. Limyè LED la endike yon erè pou done yo.
- LED5: Erè UFC. Limyè LED la endike yon erè pou UFC.
- LED6: Erè NFC. Limyè LED la endike yon erè pou UFC.
- LED7: CHANÈL LA PARE. Limyè LED la endike inisyalizasyon an reyisi.
Figi sa a montre Zouti Konsepsyon Idantifikasyon Debogaj la.
Figi 6-1. Debogaj ak Tès

Figi sa a montre rezilta yo nan fòm ond lan viewer.
Figi 6-2. Erè Monitè

Pou teste konfigirasyon pyès ki nan konpitè a, swiv enstriksyon ki anba yo:
- Fèmen kavalye J46 la.
- Konekte SPF+ la ak kab optik la nan mòd loop-back.
- Obsève estati LED yo.
Figi sa a montre konfigirasyon yon tablo devlopman PolarFire.
Figi 6-3. Enstalasyon Komisyon Konsèy


Enpòtan:
- LED4: Estati erè PDU, limen endike ke yo detekte yon erè.
- LED5: Estati erè UFC, limen endike ke yo detekte yon erè.
- LED6: Estati erè NFC, limen endike ke yo detekte yon erè.
- LED7: Estati chanèl pare, limen endike ke chanèl la inisyalize.
Istwa revizyon
Istwa revizyon an dekri chanjman ki te aplike nan dokiman an. Chanjman yo nan lis pa revizyon, kòmanse ak piblikasyon ki pi aktyèl la.

Sipò pou Microchip FPGA
- Gwoup pwodwi Microchip FPGA apiye pwodwi li yo ak plizyè sèvis sipò, tankou Sèvis Kliyan, Sant Sipò Teknik Kliyan, yon websit, ak biwo lavant atravè lemond. Yo sijere kliyan yo vizite resous sou entènèt Microchip yo anvan yo kontakte sipò paske li trè posib ke demann yo te deja reponn.
- Kontakte Sant Sipò Teknik atravè websit nan www.microchip.com/support. Mansyone nimewo Pati Aparèy FPGA la, chwazi kategori ka ki apwopriye a, epi telechaje konsepsyon an files pandan y ap kreye yon ka sipò teknik.
- Kontakte Sèvis Kliyan pou sipò pwodwi ki pa teknik, tankou pri pwodwi, amelyorasyon pwodwi, enfòmasyon aktyalizasyon, estati lòd, ak otorizasyon.
- Soti nan Amerik di Nò, rele 800.262.1060
- Soti nan rès mond lan, rele 650.318.4460
- Fakse, nenpòt kote nan mond lan, 650.318.8044
Enfòmasyon sou Microchip
Mak komèsyal yo
Non ak logo "Microchip", logo "M", ak lòt non, logo, ak mak yo se mak komèsyal ki anrejistre epi ki pa anrejistre Microchip Technology Incorporated oswa afilye ak/oswa filiales li yo nan Etazini ak/oswa lòt peyi ("Microchip". Marks"). Ou ka jwenn enfòmasyon konsènan mak komèsyal Microchip nan https://www.microchip.com/en-us/about/legal-information/microchip-trademarks.
ISBN: 979-8-3371-1155-1
Avi Legal
- Piblikasyon sa a ak enfòmasyon ki ladan l yo ka itilize sèlman ak pwodwi Microchip, tankou pou konsepsyon, teste, ak entegre pwodwi Microchip ak aplikasyon w lan. Sèvi ak enfòmasyon sa yo
nan nenpòt lòt fason vyole kondisyon sa yo. Enfòmasyon konsènan aplikasyon pou aparèy yo bay sèlman pou konvenyans ou epi yo ka ranplase pa mizajou. Se responsablite w pou asire ke aplikasyon w lan satisfè espesifikasyon w yo. Kontakte biwo lavant Microchip lokal ou a pou plis sipò oswa, jwenn plis sipò nan www.microchip.com/en-us/support/design-help/client-support-services. - ENFÒMASYON SA A SE MICROCHIP "KÒM YO". MICROCHIP PA FÈ OKENN REPREZANTASYON OUBYEN GARANTI KI KIT EXPRESSO BYEN ENPLIKITE, EKRI OUBYEN ORAL, LEGAL OSWA ONYÈ, KI GENYEN AK ENFÒMASYON YO KI GENYEN MEN PA LIMITE A NENPÒT GARANTI ENPLIKITE SOU KI PA Vyolasyon, Komèsyal ak PATISIBILITE, AK PATISIBILITE. GARANTI KI GENYEN AK KONDISYON, KALITE, OSWA PERFORMANS LI.
- MICROCHIP PAP RESPONSABLE POU NENPÒT PÈT ENDRÈK, ESPESYAL, PINITIF, AK ENSEDAN, OSWA KONSEKANS, DOGAJ, PRI, OSWA DEPANS KI GENYEN KELÈ AK ENFÒMASYON AN OSWA ITILIZ YO, KELANSAN SA KOZE, MENM SI PWOFÈ SA A. POSIBILITE OSWA DOmaj YO PREVIVWA. NAN PWOFÈ LA LWA OBLÈ, RESPONSABILITE TOTAL MICROCHIP A SOU TOUT REKLAMASYON KI GENYEN KI GENYEN AK ENFÒMASYON AN OSWA ITILIZ YO PAP DEPASSE KANTITE FRÈ A, SI GEN GENYEN, OU TE PEYE DIRECTÈTMAN POU MICROCHIP POU ENFÒMASYON AN.
- Itilizasyon aparèy Microchip nan aplikasyon pou sipò lavi ak/oswa sekirite se antyèman nan risk achtè a, epi achtè a dakò pou defann, dedomaje epi kenbe Microchip inonsan kont nenpòt ak tout domaj, reklamasyon, kostim, oswa depans ki soti nan itilizasyon sa a. Pa gen okenn lisans yo transmèt, implicitement oswa otreman, anba okenn dwa pwopriyete entelektyèl Microchip sof si sa di otreman.
Aparèy Microchip Kòd Pwoteksyon Karakteristik
Remake detay sa yo sou karakteristik pwoteksyon kòd sou pwodwi Microchip:
- Pwodwi Microchip satisfè espesifikasyon yo nan Fich Done Microchip yo.
- Microchip kwè ke fanmi li nan pwodwi yo an sekirite lè yo itilize nan fason ki gen entansyon an, nan espesifikasyon opere, ak nan kondisyon nòmal.
- Microchip valè ak agresif pwoteje dwa pwopriyete entelektyèl li yo. Tantativ pou vyole karakteristik pwoteksyon kòd pwodwi Microchip yo entèdi e yo ka vyole Digital Millennium Copyright Act.
- Ni Microchip ni okenn lòt manifakti semi-conducteurs ka garanti sekirite kòd li a. Pwoteksyon Kòd pa vle di ke nou garanti pwodwi a se "ki pa ka kase". Pwoteksyon Kòd toujou ap evolye. Microchip pran angajman pou li kontinye amelyore karakteristik pwoteksyon kòd pwodwi nou yo.
Nòt aplikasyon
© 2025 Microchip Technology Inc. ak filiales li yo
FAQ
K: Kisa mwen ta dwe fè si mwen rankontre erè ki pa koresponn nan done mwen resevwa yo?
A: Si ou rankontre erè tankou ERR_PDU, ERR_UFC, oubyen ERR_NFC, tcheke yerachi siyal la epi asire w ke konfigirasyon transceiver a ak modil yo kòrèk pou yon transmisyon ak yon resepsyon done ki egzat.
Dokiman / Resous
![]() |
FPGA MICROCHIP AN5864 PolarFire mitan-ranje yo [pdfManyèl Itilizatè AN5864, AN5864 PolarFire FPGA Mwayen Ranje, AN5864, PolarFire FPGA Mwayen Ranje, FPGA Ranje, FPGA |

