ANALOG DEVICES Multi Voltage Sipèvizè yo

Enfòmasyon sou pwodwi
Espesifikasyon
Non pwodwi:
Aparèy Sipèvizyon Gid Pati Konplemantè pou Altera FPGA
Konpatibilite:
Multi-voltage Sipèvizè ak FPGA Altera
Deskripsyon:
Gid sa a fèt pou travay avèk Altera FPGAs, bay sipèvizyon pou plizyè voltage ray pou asire estabilite sistèm ak anpeche konpòtman inatandi.
Sipòte Fanmi Altera FPGA:
Agilex 7 F, Agilex 7 I, Stratix 10, Stratix V, Stratix IV, Arria 10, Arria V GX, Arria V GZ, Cyclone 10 GX, Cyclone 10 LP, Cyclone V, Cyclone IV MAX 10
Enstriksyon Itilizasyon Pwodwi
1. Konprann Nwayo a ak I/O Voltages
Modèn konsepsyon FPGA itilize pi ba nwayo voltages mande plizyè voltage rails pou estanda I/O. Li esansyèl pou matche ak vol ki kòrèk latages pou operasyon ki estab.
2. Etap enstalasyon yo
- Idantifye voltage kondisyon espesifik modèl Altera FPGA ou a.
- Chwazi ADI Multi-vol ki apwopriye atage Sipèvizè ki baze sou vol ki kontwoletages ak presizyon ki nesesè.
- Konekte sipèvizè a ak vol respektif latage rails nan FPGA a swiv direktiv yo bay yo.
- Asire bon ekipman pou pouvwa ak koneksyon anvan pouvwa sou sistèm nan.
3. Siveyans ak Antretyen
Regilyèman kontwole vol latagèske itilize sipèvizè a pou detekte nenpòt varyasyon oswa anomali ki ka afekte pèfòmans FPGA la. Nan ka nenpòt ki diferans, rezoud pwoblèm oswa ranplase sipèvizè a jan sa nesesè.
Aparèy Sipèvizyon Gid Pati Konplemantè pou Altera FPGA
Modèn konsepsyon FPGA ogmante teknik fabwikasyon avanse, ki pèmèt pi piti jeyometri pwosesis ak pi ba nwayo voltages. Tandans sa a, sepandan, nesesite pou sèvi ak plizyè voltage rails pou akomode estanda I/O eritaj. Pou garanti estabilite sistèm ak anpeche konpòtman inatandi, chak nan sa yo voltagRail yo mande sipèvizyon devwe. Aparèy Analog bay yon dosye konplè nan voltage solisyon siveyans, ki kouvri yon pakèt domèn; soti nan debaz sèl-chanèl nan karakteristik ki rich milti-voltage sipèvizè ki gen presizyon endistri-dirijan (jiska ± 0.3% atravè tanperati). Nwayo a ak I/O voltagKondisyon pou divès fanmi Altera® FPGA yo prezante nan yon tablo ki klè ak fasil pou referans. Nwayo voltage ranje tipikman span soti nan 0.70 V a 1.2 V, pandan y ap I/O voltagNivo yo ka varye ant 1 V ak 3.3 V.

Multi-voltage Sipèvizè ak FPGA Altera
Alter FPGAs
|
Altera FPGA Fanmi |
Nwayo Voltage (V) |
I/O Voltage (V) |
| Agilex 7 F | 0.70 – 0.90 | 1.2, 1.5 |
| Agilex 7 mwen | 0.70 – 0.90 | 1.2, 1.5 |
| Stratix 10 | 0.8 – 0.94 | 1.2, 1.25, 1.35, 1.5, 1.8, 2.5, 3, 3.3 |
| Stratix V | 0.85, 0.9 | 1.2, 1.25, 1.35, 1.5, 1.8, 2.5, 3.0 |
| Stratix IV | 0.9 | 1.2, 1.5, 1.8, 2.5, 3.0 |
| Aria 10 | 0.9, 0.95 | 1.2, 1.25, 1.35, 1.5, 1.8, 2.5, 3.0 |
| Arria V GX | 1.1, 1.15 | 1.2, 1.25, 1.35, 1.5, 1.8, 2.5, 3.0, 3.3 |
| Arria V GZ | 0.85 | 1.2, 1.25, 1.35, 1.5, 1.8, 2.5, 3.0 |
| Siklòn 10 GX | 0.9 | 1.2, 1.25, 1.35, 1.5, 1.8, 2.5, 3.0 |
| Siklon 10 LP | 1.0, 1.2 | 1.2, 1.5, 1.8, 2.5, 3, 3.3 |
| Siklòn V | 1.1, 1.15 | 1.2, 1.25, 1.35, 1.5, 1.8, 2.5, 3.0, 3.3 |
| Siklòn IV | 1.0, 1.2 | 1.2, 1.5, 1.8, 2.5, 3, 3.3 |
| MAX 10 | 1.2 oswa 3.0, 3.3 | 1.0, 1.2, 1.35, 1.5, 1.8, 2.5, 3, 3.3 |
ADI Multi-voltage Sipèvizè yo
| Nimewo of Voltages Siveye |
Pati Nimewo |
Voltages Siveye (V) |
Presizyon (%) |
| 1 | MAX16132 | 1.0 a 5.0 | <1 |
| 1 | MAX16161,
MAX16162 |
1.7 a 4.85, 0.6 a 4.85 | <1.5 |
| 2 | MAX16193 | 0.6 a 0.9, 0.9 a 3.3 | <0.3 |
| 3 | MAX16134 | 5.0, 4.8, 4.5, 3.3, 3.0,
2.5, 1.8, 1.2, 1.16, 1.0 |
<1 |
|
4 |
LTC2962, LTC2963, LTC2964 | 5.0, 3.3, 2.5, 1.8, 1.5,
1.2, 1.0, 0.5V |
<0.5 |
|
4 |
MAX16135 |
5.0, 4.8, 4.5, 3.3, 3.0,
2.5, 2.3, 1.8, 1.5, 1.36, 1.22, 1.2, 1.16, 1.0 |
<1 |
| 4 | MAX16060 | 3.3, 2.5, 1.8, 0.62 (adj) | <1 |
| 6 | LTC2936 | 0.2 a 5.8 (Programmable) | <1 |
Fenèt Voltage Sipèvizè yo
Fenèt voltagYo itilize sipèvizè yo pou asire FPGA yo opere nan yon vol ki an sekiritetage ranje spesifikasyon. Yo fè sa lè yo gen undervoltage (UV) ak overvoltage (OV) papòt ak jenere yon siyal pwodiksyon reset si li ale pi lwen pase fenèt tolerans la pou evite erè sistèm ak anpeche domaj nan FPGA ou yo ak lòt aparèy pwosesis. Gen de bagay prensipal yo dwe konsidere lè w ap chwazi yon fenèt voltage sipèvizè: Tolerans ak Presizyon Papòt. Tolerans se ranje alantou valè nominal kontwole ki mete overvol latage ak undervoltage papòt yo. Pandan ke, Presizyon Papòt, anjeneral eksprime an pousantage, se degre nan konfòmite aktyèl la nan papòt yo reset sib.
Chwazi Fenèt Tolerans dwat la
Chwazi yon sipèvizè fenèt ki gen menm tolerans ak volim nwayo atagKondisyon an ka mennen nan fonksyone byen akòz presizyon papòt. Mete menm tolerans ak egzijans fonksyònman FPGA a ka deklanche yon pwodiksyon reset tou pre maksimòm overvol latage papòt OV_TH (max) ak minimòm undervoltage papòt UV_TH (min). Figi ki anba a montre anviwònman tolerans la
- (a) menm ak nwayo voltage tolerans vs.
- (b) nan volim nwayo atage tolerans.

Enpak Presizyon Papòt
Konpare de fenèt voltage sipèvizè ak presizyon papòt diferan kontwole menm nwayo voltage ekipman pou ray. Sipèvizè a ki gen pi wo presizyon papòt la pral devye mwens nan limit papòt yo an konparezon ak vol.tage sipèvizè ak pi ba presizyon. Egzamine figi ki anba a, sipèvizè fenèt yo ak pi ba presizyon
- (a) kreye yon fenèt ekipman pou pouvwa etwat depi siyal pwodiksyon reset la ka afime nenpòt kote nan ranje siveyans UV ak OV. Nan aplikasyon pou ak règleman ekipman pou pouvwa enfidèl, sa a ta ka poze yon sistèm ki pi sansib ki gen tandans osilasyon. Nan lòt men an, sipèvizè ak presizyon papòt segondè
- (b) elaji ranje sa a pou bay yon ranje fonksyònman ki pi an sekirite pou ekipman pou pouvwa ou ki amelyore pèfòmans jeneral sistèm lan.

Sekans ekipman pou pouvwa
FPGA modèn yo itilize plizyè voltage rails pou pèfòmans optimal. Kondisyon pou sekans pouvwa-up ak pouvwa-desann yo enpòtan anpil pou fyab FPGA. Move sekans prezante pepen, erè lojik, e menm domaj pèmanan nan eleman sansib FPGA. Analog Devices ofri yon seri konplè sikui sipèvizyon/sekans ki fèt espesyalman pou adrese defi jesyon pouvwa FPGA yo. Aparèy sa yo orchestre pouvwa-up ak pouvwa-desann sekans nan divès kalite voltage ray, garanti ke chak ray rive nan vol deziyen li yotage nivo nan r obligatwa li yoamp tan ak lòd. Solisyon jesyon pouvwa sa a minimize kouran inrush, anpeche voltagKondisyon undershoot/overshoot, epi finalman pwoteje entegrite konsepsyon FPGA ou a.
ADI sipèvizyon ak solisyon sekans
| Nimewo of Pwovizyon pou kontwole | Pati
Nimewo |
Opere
Orange |
Papòt
Presizyon |
Sekans |
Pwogramasyon
Metòd |
Pake |
| 1: kaskad | MAX16895 | 1.5 a 5.5V | 1% | Up | R yo, C yo | 6 udon |
| 1: kaskad | MAX16052, MAX16053 | 2.25 a 28V | 1.8% | Up | R yo, C yo | 6 SOT23 |
| 2: kaskad | MAX6819, MAX6820 | 0.9 a 5.5V | 2.6% | Up | R yo, C yo | 6 SOT23 |
| 2 | MAX16041 |
2.2 a 28V |
2.7% ak 1.5% |
Up |
R yo, C yo |
16 TQFN |
| 3 | MAX16042 | 20 TQFN | ||||
| 4 | MAX16043 | 24 TQFN | ||||
|
4: kaskad |
MAX16165, MAX16166 | 2.7 a 16V | 0.80% | Leve, ranvèse- Pouvwa desann | R yo, C yo | 20 WLP,
20L TQFN |
| MAX16050 |
2.7 a 16V |
1.5% |
Leve, ranvèse- Pouvwa desann |
R yo, C yo |
28 TQFN |
|
| 5: kaskad | MAX16051 | |||||
| 6: kaskad | LTC2937 | 4.5 a 16.5V | <1.5% | Pwogramasyon | I2C, SMBus | 28 QFN |
| 8 | ADM1168 | 3 a 16V | <1% | Pwogramasyon | SMBus | 32 LQFP |
| 8 | ADM1169 | 3 a 16V | <1% | Pwogramasyon | SMBus | 32 LQFP,
40 LFCSP |
| 10: kaskad
(maksòm 4) |
ADM1260 | 3 a 16V | <1% | Pwogramasyon | SMBus | 40 LFCSP |
| 12: kaskad | ADM1166 | 3 a 16V | <1% | Pwogramasyon | SMBus | 40 LFCSP,
48 TQFP |
| 17: kaskad | ADM1266 | 3 a 15V | <1% | Pwogramasyon | PMBus | 64 LFCSP |

FAQ
K: Kouman pou mwen konnen ki ADI Multi-voltage Sipèvizè a chwazi?
A: Gade nan espesifikasyon yo nan Altera FPGA ou a pou detèmine voltages ki bezwen siveyans. Koresponn ak kondisyon sa yo ak kapasite sipèvizè ki disponib yo pou pran yon desizyon enfòme.
Dokiman / Resous
![]() |
ANALOG DEVICES Multi Voltage Sipèvizè yo [pdfManyèl Pwopriyetè a MAX16163, MAX16164, MAX16132, MAX16135, Multi Voltage Sipèvizè, Voltage Sipèvizè, Sipèvizè |

